

#### ΣΚΟΠΟΣ

Σκοπός του 4° εργαστηρίου είναι το πρώτο βήμα για τη δημιουργία μιας αριθμομηχανής που λειτουργεί με τη μέθοδο **Reverse Polish Notation** (5° εργαστήριο). Αυτή εργαστηριακή άσκηση είναι επέκταση του εργαστηρίου 3 και ασχολούμαστε απλώς με την **αναγνώριση πράξεων** (δεν υλοποιούνται) ανάλογα με το **mode λειτουργίας** που είναι ενεργοποιημένο.

### ΠΡΟΕΡΓΑΣΙΑ – ΠΕΡΙΓΡΑΦΗ

Οι είσοδοι και έξοδοι του κυκλώματος παρουσιάζονται στον παρακάτω πίνακα:

| Name      | IN / OUT | No. of Bits | FPGA Pins                   |
|-----------|----------|-------------|-----------------------------|
| Clock     | in       | 1           | MCLK                        |
| Push      | in       | 1           | $BTN_0$                     |
| Pop       | in       | 1           | BTN <sub>1</sub>            |
| Mode      | in       | 1           | BTN <sub>2</sub>            |
| Reset     | in       | 1           | BTN <sub>3</sub>            |
| Num_In    | in       | 8 (Bus)     | SW <sub>[7:0]</sub>         |
| Num_Out   | out      | 8 (Bus)     | LD <sub>[7:0]</sub>         |
| SSD_En    | out      | 4 (Bus)     | AN <sub>[3:0]</sub>         |
| SSD_Value | out      | 8 (bus)     | <b>SEG</b> <sub>[7:0]</sub> |

Το ανανεωμένο **TOP MODULE** (με νέο MODE input και εσωτερικά σήματα) φαίνεται παρακάτω:



Το τελικό μας κύκλωμα σύμφωνα με την εκφώνηση πρέπει να υποστηρίζει 6 αριθμητικές/λογικές πράξεις:

- Push
- Pop
- Πρόσθεση αριθμών (Α)
- Αφαίρεση αριθμών (S)
- Μοναδιαία αφαίρεση (αντίθετος αριθμός) (U)
- Εναλλαγή TOS με TOS-1 (<>)

Στο FPGA board μας όμως έχουμε διαθέσιμα **μόνο 4 push buttons.** Η λύση σε αυτό το πρόβλημα είναι η δημιουργία ενός συστήματος **mode-based** όπου το **BTN<sub>2</sub>** είναι υπεύθυνο για την εναλλαγή του mode, τα **BTN<sub>0</sub>, BTN<sub>1</sub>** είναι υπεύθυνα για τις πράξεις και το **BTN<sub>3</sub>** πραγματοποιεί το reset. Άρα χωρίζοντας τις 6 πράξεις σε 3 modes έχουμε:

| Button           | Action |         |           |
|------------------|--------|---------|-----------|
|                  | Mode 0 | Mode 1  | Mode 2    |
| BTN <sub>0</sub> | Push   | Add (A) | Unary (U) |
| BTN <sub>1</sub> | Рор    | Sub (S) | Rev (<>)  |

**Σημείωση:** Η κάθε πράξη είναι ανεξάρτητη και δε διακόπτεται από την αλλαγή του mode.

Με τα παραπάνω δεδομένα, ο ανανεωμένος **Stack Controller** παρουσιάζεται σε επόμενο σχήμα:



Έχουμε λοιπόν μια καινούργια FSM (Operation FSM) η οποία είναι η υπεύθυνη για την επιλογή των modes στο κύκλωμά μας. Είναι τύπου **Moore** και το διάγραμμα καταστάσεων της φαίνεται παρακάτω:

# **Operation FSM**



**Σημείωση:** Το σήμα **BTN<sub>3</sub> (Reset)** επαναφέρει τη μηχανή στην κατάσταση **M0** (δε φαίνεται στο σχήμα για λόγους διατήρησης απλότητας).

Η Stack FSM μεταβάλλεται ως εξής: Δέχεται μια παραπάνω είσοδο **MODE** (2-bit έξοδος της OperationFSM). Εάν το **MODE** έχει τιμή **"00"** ισχύουν οι μεταβάσεις του παρακάτω διαγράμματος. Διαφορετικά η FSM παράγει εξόδους: **STATE** = **"00"**, **EN** = **'0'**, **UD** = **'0'** (δε φαίνονται στο διάγραμμα για αποφυγή πολυπλοκότητας).

#### **IF MODE = "00":**



ELSE STATE = "00", EN = '0', UD = '0' (οι καταστάσεις δεν επηρεάζονται από το Mode).

Το κομμάτι του SSD Controller δεν αλλάζει ιδιαίτερα, παρα μόνο το module **ssd\_DataPath**. Πιο συγκεκριμένα, εκτός από είσοδο **STACK\_STATE**, έχουμε πλέον και εισόδους **OpOut** και **SEL.** Θα χρειαστούμε λοιπόν έναν νέο πολυπλέκτη πριν τον **ssd\_Decoder** που θα διαχειρίζεται και τα 2 καινούργια σήματα.



### ΚΥΜΑΤΟΜΟΡΦΕΣ

Θεωρήσαμε και πάλι ότι το simulation του TOP MODULE με εσωτερικά σήματα που αναδεικνύουμε είναι αρκετό για να περιγράψουμε πλήρως το κύκλωμά μας.

BTN<sub>0</sub> pulse (push, add, un)
BTN<sub>1</sub> pulse (pop, sub, rev)
BTN<sub>2</sub> pulse (mode)
reset



#### ΣΥΜΠΕΡΑΣΜΑΤΑ

Στο εργαστήριο αυτό θέσαμε τις βάσεις για τη δημιουργία μιας αριθμομηχανής που θα υλοποιεί κάποιες βασικές πράξεις (αναγνώριση μόνο). Εξοικειωθήκαμε περαιτέρω με τη γλώσσα VHDL αλλά και τις λειτουργίες ενός FPGA και αναμένουμε το 5° και τελευταίο εργαστήριο.

#### ΠΑΡΑΡΤΗΜΑ – ΚΩΔΙΚΑΣ

Στο εργαστήριο 4, το μόνο αξιοσημείωτο τμήμα του κώδικα θεωρήσαμε την **Operation FSM** (Mode Selector) η οποία φαίνεται στην επόμενη σελίδα.

## **Operation FSM**

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
       4 entity OperationFSM is
    4 entity OperationFSM is
5 Port (BTNO: in STD_LOGIC;
6 BTN1: in STD_LOGIC;
7 MODE: in STD_LOGIC;
8 CLK: in STD_LOGIC;
9 RST: in STD_LOGIC;
10 OPOUT: out STD_LOGIC;
11 SEL: out STD_LOGIC;
12 end OperationFSM;
     13
      14 architecture Behavioral of OperationFSM is
                   type states is (M0.M1.M2.add.sub.un.rev);
     16
                   signal fsm_state : states;
     19 begin
    22 FSM: Process (CLK)
23 begin
                   if rising_edge(CLK) then
  if (RST = '1') then fsm_state <= M0;</pre>
     27
                           else

case fsm_state is
      30
                                       when M0 => if (MODE = '1') then fsm_state <= M1;
    else fsm_state <= M0;
    end if;</pre>
      31
32
     33
34
35
                                       end if;
when M1 => if (MODE = '1') then fsm_state <= M2;
elsif (BTN0 = '1' and BTN1 = '0') then fsm_state <= add;
elsif (BTN1 = '0' and BTN1 = '1') then fsm_state <= sub;</pre>
     36
                                       elsif (BTN1 = '0' and BTN1 = '1') then fsm_state <= sub;
else fsm_state <= M1;
end if;
when M2 => if (MODE = '1') then fsm_state <= M0;
elsif (BTN1 = '1' and BTN1 = '0') then fsm_state <= un;
elsif (BTN1 = '0' and BTN1 = '1') then fsm_state <= rev;</pre>
     39
      40
41
                                       elsif (BTN1 = '0' and BTN1 = '1') then fsm_state <= rev;
else fsm_state <= M2;
end if;
when add => if (MODE = '1') then fsm_state <= M2;
elsif (BTN0 = '0' and BTN1 = '1') then fsm_state <= sub;
else fsm_state <= add;
end if;
when sub => if (MODE = '1') then fsm_state <= M2;
elsif (BTN0 = '1') and BTN1 = '0') then fsm_state <= add;
else fsm_state <= sub;
else fsm_state <= sub;
end if;
when un => if (MODE = '1') then fsm_state <= M0'</pre>
     51
52
53
                                       end if; 
when un => if (MODE = '1') then fsm_state <= MO;
elsif (BTNO = '0' and BTN1 = '1') then fsm_state <= rev;
else fsm_state <= un;
end if;
when rev => if (MODE = '1') then fsm_state <= MO;
elsif (BTNO = '1' and BTN1 = '0') then fsm_state <= un;
else fsm_state <= rev;
end if;</pre>
                                                                     end if:
      59
      60
61
                                        when others => fsm_state <= M0;
                                  end case;
     62
                           end if;
      63
64
     65
      68 end Process;
    70
71 Outputs: Process (fsm_state)
72 begin
73 case fsm_state is
7400 MO => SEL <= "00"
                          when M0 => SEL <= "00";
Opout <= '0';
      74
75
      76
                      when M1 => SEL <= "11";
OpOut <= '0';
      79
80
81
                     when M2 => SEL <= "11";
OpOut <= '1';
when add => SEL <= "01";
     82
83
84
                      87
                      when rev => SEL <= "10";
      88
                        OPOut <= '10';
when others => SEL <= "00";
OPOut <= '0';
      90
    98 end Behavioral;
```